В ходе недавней презентации на открывшемся в этом году в виртуальном формате тайваньском ИТ-форуме Computex 2021 AMD представила предсерийный прототип своего 3D-чиплета, разработанного в сотрудничестве с TSMC. Демонстрационный образец представлял собой процессор семейства Ryzen 5000, кэш-память третьего уровня которого не размещалась на едином кристалле с ЦП и ГП, как водится, а была представлена отдельной микросхемой, установленной поверх основной и связанной с ней высокоскоростным вертикальным межсоединением.

Главный практический результат полученный в результате использования такой компоновки — существенное, более чем 200-кратное, увеличение плотности контактов между процессором и кэшем, что соответствующим образом повышает скорость обмена данными между этими структурами.

Утверждается, что совместная разработка AMD и TSMC обеспечивает в 15 раз более высокую плотность вертикальных межсоединений, чем доступные сегодня серийные технологии создания 3D-микросхем, и значительно энергоэффективнее их.

Предполагается, что коммерческий выпуск новинки, скорее всего, возьмёт на себя TSMC

Составные микросхемы, объединяющие под крышкой единой упаковки несколько физически раздельных микросхем (часто даже выполненных по разным технологическим нормам) — это конечно не новость на ИТ-рынке. Intel, к примеру, развивает это направление ещё со времён процессоров Sunny Cove.  Однако до настоящего времени чиплеты были двумерными: микросхемы в их составе располагались на одной плоскости. Трёхмерный же принцип послойной сборки составных микросхем с эффективными и надёжными вертикальными межсоединениями применялся лишь для однородных чипов, таких как оперативная память HBM производства SK Hynix или аналогичная ей Hybrid Memory Cube, разработанная Micron Technology.Многослойные микросхемы памяти 3D NAND давно стали мейнстримом  на ИТ-рынке, однако выдающаяся особенность 3D-чиплетов — в том, что они обеспечивают вертикальное соединение активных микросхем, тогда как у 3D NAND в десятках и даже сотнях слоёв располагаются лишь пассивные ячейки памяти, а управление всеми ими осуществляет единый контроллер в основании СБИС. В своей презентации представитель AMD заявил, что первые высокопроизводительные процессоры, изготовленные по технологии 3D-чиплетов, пойдут в серию уже в конце 2021 г.